KAKiT Kadra Zakład Przetwarzania Sygnałów i Technologii Mobilnych dr inż. Radosław Maciaszczyk – st. wykładowca
3.jpg
dr inż. Radosław Maciaszczyk – st. wykładowca PDF Drukuj Email

Przynależność do Zakładu:

  • Zakład Przetwarzania Sygnałów i Technologii Mobilnych (ZPSiTM)  - pok. 218 WI2, tel. 91-449-5542

Konsultacje: czwartek godz. 10:00-12:00 oraz 1 godzinę po zajęciach na studiach niestacjonarnych - pok. 218 WI2

Dorobek naukowy:

  • 2006, Implementacja algorytmów cyfrowego przetwarzania sygnałów na macierzowym procesorze sygnałowym., Pomiary, Automatyka, Kontrola, No 7 bis, Polska, ss. 80-82, Radosław Maciaszczyk
  • 2006, Generacja pliku struktury zwektoryzowanych algorytmów.,  Roczniki Informatyki Stosowanej Wydziału Informatyki Politechniki Szczecińskiej Nr 10 Metody Informatyki Stosowanej , No 10, Polska, 21-25, Radosław Maciaszczyk
  • 2005, Równoległy algorytm mnożenia macierzy o stałych współczynnikach przez wektor., IV Krajowa Konferencja Elektroniki KKE’2005, 13-15 czerwca, Darłowo, Polska, Tom 2 ss. 505-510, Alexandr Ţariov, Radosław Maciaszczyk
  • 2005, Struktury jednostek przetwarzających dla procesorów DWT., VIII Krajowa Konferencja Reprogramowalne Układy Cyfrowe RUC’2005, Szczecin, Polska, ss. 187-196, Aleksander Ţariov, Tomasz Mąka, Radosław Maciaszczyk, Galina Ţariova
  • 2005, Równoległe algorytmy splotu liniowego., Informatyka Teoretyczna i Stosowana, vol. 5 No 9, Polska, ss. 37-50, Alexandr Ţariov, Radosław Maciaszczyk
  • 2005, Modele zrównoleglenia procesów obliczeniowych przy wyznaczeniu iloczynów wektorowo- macierzowych., Roczniki Informatyki Stosowanej Wydziału Informatyki Politechniki Szczecińskiej Nr 8 Metody Informatyki Stosowanej w Technice i Technologii, No 7, Polska, 145-152, Aleksander Ţariov, Radosław Maciaszczyk
  • 2004, Wyznaczenie splotu liniowego wg algorytmu Cooka-Tooma z wykorzystaniem środowiska Mathcad., VI Międzynarodowe Warsztaty Doktoranckie OWD 2004, 16-19 październik, Wisła, Polska, Vol 2  ss. 81-84, Radosław Maciaszczyk
  • 2004, Parallel algorithms for one-dimensional forward and inverse discrete cosine transform., Journal Elektronnoe Modelirovanie,  vol. 26, No 3/2004, Ukraina , ss. 41-49, Alexandr Ţariov, Radosław Maciaszczyk, Tomasz Mąka
  • 2004, Synteza równoległych algorytmów DSP w środowisku Matlab/Simulink i zagadnienie ich odwzorowania w strukturach reprogramowalnyc., Roczniki Informatyki Stosowanej Wydziału Informatyki Politechniki Szczecińskiej NR 7 Metody Informatyki Stosowanej w Technice i Technologii, No 7, Polska, 109-117, Tomasz Mąka, Radosław Maciaszczyk
  • 2003, Algorytmiczno-strukturalne aspekty budowy bitowo-szeregowego, wielopotokowego procesora DCT., VI Krajowa Konferencja Reprogramowalne Układy Cyfrowe, RUC’2003, 8-9 maja, Szczecin, Polska, ss. 179-186,Alexandr Ţariov, Radosław Maciaszczyk, Tomasz Mąka
  • 2003, Аlgorytmiczna struktura równoległego procesora IDCT., II Krajowa Konferencja Elektroniki KKE’2003,  9-12 czerwca, Kołobrzeg, Polska, tom 2, ss. 363-368, Alexandr Ţariov, Radosław Maciaszczyk
  • 2003, Аrchitektura wielopotokowego, bitowo-szeregowego procesora DCT., II Krajowa Konferencja Elektroniki KKE’2003, 9-12 czerwca, Kołobrzeg, Polska, tom 2, ss. 369-374, Alexandr Ţariov, Radosław Maciaszczyk, Tomasz Mąka
  • 2003, Równoległy algorytm mnożenia macierzy., VIII Sesja Naukowa Informatyki Wydział Informatyki Politechniki Szczecińskiej, Szczecin, Polska, ss. 57-64, Radosław Maciaszczyk, Aleksander Ţariov


Tags: publikacje  
 
Katedra Architektury Komputerów i Teleinformatyki